## Esame di Calcolatori Elettronici T 19 Dicembre 2019 (Ing. Informatica)

#### Esercizio 1

Progettare un sistema, basato sul processore DLX, dotato di **544 MB di EPROM** mappata agli indirizzi bassi e **2 GB di RAM** mappata agli indirizzi alti. Nel sistema è anche presente **una porta in input**, denominata **INPUT\_PORT**, già progettata, che comunica con l'esterno mediante il protocollo di *handshake*. Si desidera monitorare, mediante opportune reti logiche, il **numero N di interrupt ricevuti** da **INPUT\_PORT** e il **numero D di clock durante i quali il segnale di interrupt** generato dalla stessa periferica **risulta asserito**. Il dato (*unsigned*) letto dalla porta in input dovrà essere scritto a **FFFF4000h** mentre i due parametri N e D monitorati (**modulo 2**<sup>16</sup>) dovranno essere letti all'interno dell'interrupt handler e inseriti rispettivamente nei registri **R28 (N)** e **R29 (D)**. All'avvio del sistema, la procedura delineata dovrà essere abilitata senza la possibilità di essere mai disabilitata e i valori N e D posti al valore 0.

- Per prima cosa, descrivere sinteticamente la soluzione che s'intende realizzare e indicare chiaramente quali sono i dispositivi utilizzati e segnali di chip-select
- Progettare il sistema, minimizzando le risorse necessarie ed evidenziando eventuali criticità
- Indicare le espressioni di decodifica e il range di indirizzi di tutte le periferiche, le memorie e i segnali
- Scrivere il codice che, dai valori monitorati, calcola il valore (intero) medio di cicli di clock durante i quali il segnale di interrupt risulta asserito
- Si faccia l'ipotesi che i registri da R20 a R27 possano essere utilizzati senza la necessità di doverli ripristinare durante l'esecuzione degli interrupt handler. I registri R28 e R29 sono riservati per essere utilizzati per le finalità del problema (vedi testo).

### Esercizio 2/

Per quali ragioni si preferisce utilizzare un Branch Target Buffer piuttosto che il delayed branch per gestire le alee di controllo?

### Esercizio 3

- a) Qual è la dimensione dell'immediato nelle istruzioni di load e store nel DLX? 16 B17
- b) In quale modo è esteso tale immediato? esteso con scono
- c) Con quanti bit è codificato il valore esteso? 32 317

Risposte vaghe e/o non focalizzate sulle domande del testo non saranno MINIMAMENTE considerate.

A partire da questo appello, cambia la procedura di verbalizzazione e la validità dei voti sufficiente. Si consulti il sito del corso per maggiori dettagli.

# CHIP SELECT

RESET - SYNC





(C) DICE

CS\_INPUT\_PORT : 0 × 4000 0000

LS\_ SET\_AUVIO : 0 > 40000001

CS\_ READ, AUNO : 0 x 4000 0002

CS - READ - STATS : 0 × 4000 0004

eh Lhi R20, 0×4000

4h LB RZI, 0x000Z (RZO)

gh 3602 Rzi, handler

ch LHI R25, 0×0000

10h SB RO, 0x0001 (RZO)

14h 5 main

18h handber:

1Ch LHI PZI, OXFFFF

zeh LBU RZZ, Ox 0000(RZO)

244 SB RZZ, 0×4000 (RZI)

28h LW RZ7, ex0004(220)
26h ADD RZ9 RZ8 RO

2ch add Rzg, Rzg, Ro 30h scr Rzg, Rzg, 10h

364 SLL R28, R28, 10h

38h SLR RZ8, RZ8, 10h

3Ch ADD RLS, RZS, RZS

40h DIV RZG, RZS, RZS

44 h RFE

1000 h main